Ĉu vi havas demandon?Voku nin:+86 13902619532

Enkonduko PCIe 6.0

La PCI-SIG-Organizo anoncis la oficialan liberigon de la PCIe 6.0-specifa normo v1.0, deklarante finiĝon.

Daŭrigante la kongreson, la bendolarĝa rapideco daŭre duobliĝas, ĝis 128GB/s (unudirekta) ĉe x16, kaj ĉar PCIe-teknologio permesas plendupleksan dudirektan datumfluon, la totala dudirekta trairo estas 256GB/s.Laŭ la plano, estos komercaj ekzemploj 12 ĝis 18 monatojn post la publikigo de la normo, kiu temas pri 2023, unue devus esti sur la servila platformo.PCIe 6.0 venos plej frue antaŭ la fino de la jaro, kun bendolarĝo de 256GB/s

Y8WO}I55S5ZHIP}00}1E2L9

Reen al la teknologio mem, PCIe 6.0 estas konsiderita kiel la plej granda ŝanĝo en la preskaŭ 20-jara historio de PCIe.Sincere, PCIe 4.0/5.0 estas negrava modifo de 3.0, kiel la kodigo 128b/130b bazita sur NRZ (Ne-Return-al-Nul).

PCIe 6.0 ŝanĝis al PAM4-pulso AM-signalado, 1B-1B-kodigo, ununura signalo povas esti kvar kodigaj (00/01/10/11) ŝtatoj, duoble de la antaŭa, permesante ĝis 30GHz-frekvencon.Tamen, ĉar PAM4-signalo estas pli delikata ol NRZ, ĝi estas ekipita per FEC antaŭen-erara korekta mekanismo por korekti signalajn erarojn en la ligo kaj certigi datumintegrecon.

1 (1)

Krom PAM4 kaj FEC, la lasta grava teknologio en PCIe 6.0 estas la uzo de FLIT (Flow Control Unit) kodigado ĉe la logika nivelo.Fakte, PAM4, FLIT ne estas nova teknologio, en la 200G + ultra-alta rapideco Ethernet estas longe aplikita, kiu PAM4 malsukcesis al grandskala promocio de la kialo estas ke la fizika tavolo kosto estas tro alta.

Krome, PCIe 6.0 restas malantaŭen kongrua.

1 (4)

PCIe 6.0 daŭre duobligas la I/O-bendolarĝon al 64GT/s laŭ la tradicio, kiu estas aplikata al la fakta PCIe 6.0X1 unudirekta bendolarĝo de 8GB/s, PCIe 6.0×16 unudirekta bendolarĝo de 128GB/s, kaj pcie 6.0× 16 dudirekta bendolarĝo de 256 GB/s.PCIe 4.0 x4 SSDS, kiuj estas vaste uzataj hodiaŭ, nur bezonos PCIe 6.0 x1 por fari ĝin.

PCIe 6.0 daŭrigos la kodigon 128b/130b lanĉitan en la epoko de PCIe 3.0.Krom la originala CRC, estas interese rimarki, ke la nova kanala protokolo ankaŭ subtenas la PAM-4-kodigon uzatan en Ethernet kaj GDDR6x, anstataŭigante PCIe 5.0 NRZ.Pli da datumoj povas esti pakitaj en ununura kanalo en la sama kvanto de tempo, same kiel malalt-latenteca datenerara korekta mekanismo konata kiel antaŭa erarĝustigo (FEC) por fari kreskantan bendolarĝon farebla kaj fidinda.

1 (5)

Multaj homoj povas pridubi, PCIe 3.0-bendolarĝo ofte ne estas eluzita, PCIe 6.0 por kio?Pro la pliiĝo de datum-avidaj aplikoj, inkluzive de artefarita inteligenteco, IO-kanaloj kun pli rapidaj dissendrapidecoj pli kaj pli fariĝas la postulo de klientoj en la profesia merkato, kaj la alta bendolarĝo de PCIe 6.0 teknologio povas plene malŝlosi la agadon de produktoj postulantaj altan IO. bendolarĝo inkluzive de akceliloj, maŝinlernado kaj HPC-aplikoj.PCI-SIG ankaŭ esperas profiti el la kreskanta aŭtindustrio, kiu estas varma punkto por duonkonduktaĵoj, kaj la PCI-Speciala Interesa Grupo formis novan PCIe Teknologian laborgrupon por koncentriĝi pri kiel pliigi la adopton de PCIe-teknologio en la aŭtomobila. industrio, ĉar la pliigita postulo de la ekosistemo je bendolarĝo estas evidenta.Tamen, ĉar la mikroprocesoro, GPU, IO-aparato kaj datumstokado povas esti konektitaj al la datumkanalo, komputilo por akiri la subtenon de PCIe 6.0-interfaco, fabrikistoj de patrinotabulo devas esti krome singardaj por aranĝi la kablon kiu povas pritrakti altrapidajn signalojn, kaj fabrikantoj de chipset ankaŭ devas fari koncernajn preparojn.Proparolanto de Intel rifuzis diri, kiam la subteno de PCIe 6.0 estos aldonita al aparatoj, sed konfirmis, ke la konsumanto Alder Lake kaj servila flanko Sapphire Rapids kaj Ponte Vecchio subtenos PCIe 5.0.NVIDIA ankaŭ rifuzis diri kiam PCIe 6.0 estos lanĉita.Tamen, BlueField-3 Dpus por datumcentroj jam subtenas PCIe 5.0;La PCIe Spec nur precizigas la funkciojn, rendimenton kaj parametrojn, kiuj devas esti efektivigitaj ĉe la fizika tavolo, sed ne precizigas kiel efektivigi ĉi tiujn.Alivorte, fabrikistoj povas desegni la fizikan tavolstrukturon de PCIe laŭ siaj propraj bezonoj kaj realaj kondiĉoj por certigi funkciecon!Kabloproduktantoj povas ludi pli da spaco!

1 (2)


Afiŝtempo: Jul-04-2023